French

Analog Devices Simplifie L’Environnement De Conception Des Interconnexions Entre Convertisseurs De DonnÉEs À Haut DÉBit Et Circuits Logiques Programmables Sur Site (Fpga)

15th October 2012
ES Admin
0
Les infrastructures de communications, les équipements d’imagerie, les systèmes d’instrumentation industrielle, les produits d’électronique de défense et autres systèmes exigent que les étages de conversion de données aient des résolutions de plus en plus importantes et des fréquences d’échantillonnage toujours plus élevées. Les contraintes de mise en œuvre de l’interface parallèle et les limitations des liaisons LVDS en termes de débit binaire commencent à représenter des handicaps techniques pour les concepteurs.
Face à ces nouvelles exigences, Analog Devices, Inc. annonce sous la référence AD9250 un nouveau convertisseur analogique/numérique double voies 14 bits à 250 Méch/sec., doté d’une interface de sortie de données série conforme au standard JEDEC JESD204B. Il s’agit du premier convertisseur analogique/numérique à latence déterministe JESD204B de sous-classe 1 capable de traiter 250 méga-échantillons par seconde. Cette fonctionnalité autorise la synchronisation précise de plusieurs voies de conversion de données par le biais d’une interface série.

La mise en œuvre d’une interface série dans le convertisseur A/N AD9250 permet d’atteindre un débit de 5 Gbits/s sur une liaison à 1 ou 2 voies. Deux voies série sont utilisées pour supporter le débit total du convertisseur A/N double à 250 Méch/s, une seule voie permettant de prendre en charge les fréquences d’échantillonnage réduites.

Les fournisseurs de circuits logiques programmables sur site (FPGA) tels que Xilinx Inc. ont incorporé des ports sérialiseur/désérialiseur (SerDes) JESD204B dans leurs produits de nouvelle génération. Cette connectivité transparente d’un bout à l’autre de la chaîne du signal analogique simplifie la topologie des circuits imprimés, accélère la réalisation de prototypes et réduit les délais de mise sur le marché.

Xilinx s’engage pleinement à prendre en charge le standard JEDEC JESD204B et à accélérer l’adoption de la technologie d’interconnexion sérialisée pour les convertisseurs de données. Nous remplissons notre objectif en fournissant des blocs IP programmables, évolutifs, flexibles et de haute qualité qui assurent l’interface avec des convertisseurs de données à haut débit tels que l’AD9250 d’Analog Devices , a déclaré Sunil Kar, senior director, Wireless Business Group de Xilinx. Xilinx propose actuellement des blocs IP conformes au standard JEDEC JESD204B pour fonctions de sous-classes 0, 1 et 2, avec des fréquences d’échantillonnage pouvant atteindre 10,3 Gbits/s et des largeurs de voies comprises entre x1 et x8 sur nos produits. Cette combinaison d’avancées technologiques améliore la modularisation des systèmes, abaisse le coût et la complexité d’ensemble, et permettra d’améliorer les possibilités et les fonctionnalités des réseaux filaires et sans fil de nouvelle génération.

Ce produit phare d’Analog Devices annonce une nouvelle approche étroitement intégrée de la conception de la chaîne analogique dans les systèmes à base de circuits logiques programmables sur site, a déclaré Kevin Kattmann, directeur de la ligne de produits Convertisseurs A/N à haut débit d’Analog Devices. Le convertisseur analogique/numérique deux voies 14 bits AD9250 affiche des performances en traitement de signal large bande hors pair, tandis que son interface simplifiée élimine les obstacles à la conception pour les applications à base de FPGA de nouvelle génération dans les domaines des radios définies par logiciel et des ultrasons à usage médical. De nombreux concepteurs de systèmes peuvent ainsi relever le défi posé par les entrées/sorties lors de la mise en œuvre de la chaîne du signal analogique de haute performance.

Complément d’informations sur le convertisseur analogique/numérique deux voies 14 bits à 250 Méch/sec AD9250 L’interface série JESD204B du convertisseur AD9250 réduit de 28 à seulement 2 par circuit intégré le nombre de chemins de données de sortie différentielles à haut débit qui sont nécessaires. Sa fonction de latence déterministe de sous-classe 1 est répétable d’un cycle de mise sous tension à l’autre, et au fil de la resynchronisation des liaisons. Cette fonction est importante dans les domaines suivants : systèmes radio à diversité et instrumentation, récepteurs numériques multimodes tels que TD-SCDMA, WCDMA, LTE (notamment l’évolution 2R2T >8R8T), électronique radar et de défense, systèmes d’imagerie médicale, infrastructures câblées et radios logicielles d’usage général.

Convertisseur analogique/numérique deux voies 14 bits à 250 Méch/sec AD9250 – Principales caractéristiques et performances
•Sortie numérique série code JESD204B avec latence déterministe de sous-classe 1
•Rapport signal-bruit (SNR) = 70,6 dBFS à la fréquence d’entrée AIN de 185 MHz et 250 Méch/s
•Plage dynamique sans interférence (SFDR) : 88 dBc à la fréquence d’entrée AIN de 185 MHz et 250 Méch/s
•Fréquence d’échantillonnage en fréquences intermédiaires jusqu’à 400 MHz
•Diaphonie/isolation des voies : 95 dB
•Consommation et dimensions du boîtier réduites

Kits d’évaluation
Les cartes DUT (Device Under Test) AD9250-250EBZ (250 Méch/s), AD9250-170EBZ (170 Méch/s) et AD6673-250EBZ, et la carte de capture de données à haut débit associée HSC-ADC-EVALDZ forment un système d’évaluation complet optimisé pour le traitement de signal hautes performances du convertisseur AD9250. Les données capturées peuvent être analysées au moyen d’un ordinateur portable et du logiciel VisualAnalog™ disponible gratuitement auprès d’Analog Devices. Pour assurer la compatibilité avec des plates-formes de développement de FPGA, un connecteur mezzanine (FMC) CVT-ADC-FMC-INTPZB est disponible pour les cartes DUT.

Prix, disponibilité et produits complémentaires
Le convertisseur analogique/numérique double14 bits à 250 Méch/sec AD9250 fonctionne idéalement avec d’autres composants d’Analog Devices, parmi lesquels les circuits d’attaque AD8138, ADA4937, et ADA4938-2 pour les configurations à entrée analogique différentielle en bande de base, et le circuit intégré de distribution d’horloge AD9516-3 avec tampon d’horloge à faible gigue ADCLK905. Une version à 170 Méch/s au brochage compatible (AD9250-170) est disponible, ainsi que la référence AD6673, une version 11 bits à 250-Méch/s également dotée d’un brochage compatible.

Featured products

Product Spotlight

Upcoming Events

View all events
Newsletter
Latest global electronics news
© Copyright 2024 Electronic Specifier