French
STMicroelectronics annonce la première solution d’interface « Internal DisplayPort » aux téléviseurs à cristaux liquides à 120/240 Hz
STMicroelectronics, l’un des premiers fabricants mondiaux de circuits intégrés, annonce ce jour avoir développé les premiers jeux de circuits du marché conçus pour assurer l’interface entre le port iDP (internal DisplayPort) et les signaux LVDS (Low Voltage Differential Signalling) dans les téléviseurs à cristaux liquides (LCD) de nouvelle génération. Ces nouveaux jeux de circuits sont conformes au standard d’interface iDP récemment proposé par ST en collaboration avec LG Display au groupe de travail de l’association VESA (Video Electronics Standards Association) en charge des panneaux pour téléviseurs.
Conçue pour assurer la connexion entre un système sur puce (SOC) de commande de télévision et un contrôleur de timing pour panneaux TV intégré dans le châssis des téléviseurs, la technologie avancée iDP est basée sur la technologie éprouvée DisplayPort, un standard d’interface pour affichage numérique VESA ouvert et libre de droits. Ces nouveaux jeux de circuits développés par ST seront présentés pour la première fois dans un salon réservé par ST pour ses clients au CES 2010 (Consumer Electronic Show) qui se tient du 7 au 10 janvier à Las Vegas,Réalisé au moyen de la technologie DisplayPort et se caractérisant par une conception basse consommation et de très faibles interférences électromagnétiques (EMI), ces nouveaux jeux de circuits de conversion iDP-LVDS assurent une interopérabilité robuste au meilleur coût, ce qui permettra aux clients de valider rapidement le nouveau standard d’interface tout en facilitant le déploiement de produits de nouvelle génération dans des délais de mise sur le marché optimisés.
La première solution iDP de ST se compose d’un émetteur iDP (référence STiDP888) et d’un récepteur iDP (référence STiDP880) qui, ensemble, forment un convertisseur d’interface complet pour interfaces large bande avec les panneaux. Cette approche permet de redéfinir et de simplifier l’interface avec les panneaux en réduisant le nombre de fils, de connecteurs et de pistes de signaux, et par conséquent les coûts de mise en œuvre pour les fabricants de téléviseurs.
Le jeu de circuits se compose d’une interface iDP mono-liaison capable de transporter des flux de pixels non compressés à un débit pouvant atteindre jusqu’à 12,96 Gbits/s entre le système sur puce du téléviseur et le module de panneaux LCD sur quatre paires de fils torsadées de faible coût ou câbles FFC (Flat Flexible Cable) L’émetteur et le récepteur iDP de ST sont entièrement évolutifs : chaque circuit peut prendre en charge des signaux vidéo Full HD, soit 1080p/30 bits par pixel à une fréquence de rafraîchissement de 120 Hz, deux séries pouvant supporter des panneaux dont la fréquence de rafraîchissement Full HD est de 240 Hz.
L’émetteur et le récepteur intègrent tous deux des interfaces Quad LVDS (QLVDS) à haut débit chargées d’assurer la conversion entre les ports Quad-LVDS et iDP pour répondre aux besoins des marchés de transition. Ces produits offrent aux fabricants de téléviseurs une flexibilité maximale et assurent une transition parfaitement transparente vers le standard iDP.
De plus, la technique d’étalement de spectre utilisée en conjonction avec l’architecture d’auto-synchronisation (self-clocking), de brouillage des données et de redressement entre lignes (inter-lane deskewing) assure une baisse supplémentaire des coûts en éliminant l’utilisation des composants externes chargés de réduire les interférences électromagnétiques.
Les composants STiDP888 et STiDP880 sont montés en boîtier à billes LFBGA 164 contacts et disponibles immédiatement sous forme d’échantillons.
Informations complémentaires à propos du standard iDP
Conçu pour assurer la connexion entre un système sur puce (SOC) de commande de télévision et un contrôleur de timing intégré dans le châssis d’un téléviseur, le standard iDP offre une grande interopérabilité au meilleur coût obtenue en utilisant dans sa forme la plus simple la technologie DisplayPort éprouvée. Avec une liaison fonctionnant à 3,24 Gbits/sec par paire différentielle, seulement 17 signaux (8 paires différentielles et un signal HPD - Hot Plug Detect) sont nécessaires pour acheminer un signal « Full HD » à 240 Hz avec 10 bits par couleur sur la liaison iPD, soit nettement moins que les 96 signaux requis par une liaison LVDS classique. Avec la fonction d’ajustement dynamique du nombre de lignes (lane count), le standard iDP peut supporter un changement de la fréquence pixels provoqué par des événements tels qu’un changement de la fréquence d’image vidéo et un « timing » d’affichage stéréo 3D sans incidence visuelle à l’écran TV. La nature ouverte du standard iDP optimise le rapport coût/performances en favorisant la concurrence entre plusieurs fabricants de composants sans considérations de droits d’utilisation.